خرید نقدی محصولات رایگان کسب درآمد نحوه خرید سوالات متداول روش پرداخت راهنمای خرید
درگاه پرداخت آنلاین

با استفاده از تمامی کارت های عضو شتاب می توانید پرداخت خود را انجام دهید

پرداخت سریع و ایمن
رهگیری سفارشات

برای رهگیری وضعیت محصول خریداری شده خود از طریق لینک زیر اقدام فرمایید .

تبلیغات در آی محصول
مارکت سورسس ایران طراحی سایت
دسته بندی محصولات

دسته های سایت

محصولات ویژه
آخرین اخبار
آخرین مقالات آموزشی
عضویت در خبرنامه

برای دریافت آخرین مطالب و آموزش های فروشگاه آی محصول از طریق ایمیل ، پست الکترونیکی خود را وارد نمایید .

نماد اعتماد فروشگاه
پکیج فیلم آموزش درس FPGA به زبان فارسی
براي خريد پس از کليک روي دکمه خريد کالا و تکميل فرم سفارش، ابتدا محصول يا محصولات مورد نظرتان را درب منزل يا محل کار تحويل بگيريد، سپس وجه کالا و هزينه ارسال را به مامور پست بپردازيد. جهت مشاهده فرم خريد، روي دکمه زير کليک کنيد.

پکیج فیلم آموزش درس  FPGA به زبان فارسی

خرید پستی محصول

آموزش کاملا فارسی

 

به صورت مالتی مدیا

 

آموزش توسط استاد مسلط !

 

مناسب برای تمامی دانشجویان

 

با ما استاد را به خانه بیاورید !

 

کیفیت مناسب صدا و تصویر

 

کلاس درس FPGA

 

طراحی خودکار مدارهای دیجیتال

 

شامل بیش از ۳۰ ساعت کلاس درس فارسی FGPA

 

تدریس شده توسط یکی از اساتید معتبر دانشگاه های ایران

 

شامل دو دی وی دی با کیفیت عالی

 

این فیلم آموزشی قابل استفاده برای درس طراحی خودکار مدارهای دیجیتال در دانشگاه های پیام نور آزاد سراسری و موسسات آموزش عالی می تواند مورد استفاده قرار گیرد.

 

پکیج فیلم آموزش درس  FPGA به زبان فارسی

 خرید پستی محصول

 

موارد تدریس شده در این فیلم آموزشی:

FPGA چیست؟

 

معماری FPGA؟

 

سنتز چیست؟سخت افزار چیست؟

 

زبان توصیف چیست؟

 

تعریف ماژول درVerilog

 

ماژول های فراخوانی در داخل یکدیگر

 

معنای ماژول بالا

 

توضیحات مدار ترکیبی در Verilog

 

با استفاده از statement

 

شبیه سازی طراحی با استفاده از شبیه ساز HDL فعال

 

توصیف مدارهای ترتیبی منطق با استفاده از statement

 

توصیف مدارهای منطقی با استفاده از اختصاص statement

 

سنتز عملی با استفاده از Synplify – طراحی

 

پیاده سازی با استفاده از Xilinx ISE – بازرسی

 

FPGA معماری داخلی با استفاده از ویرایشگر FPGA –

 

تخصیص پین با استفاده از قبل برنامه ریزی

 

تعداد در Verilog – دادرسی مداوم

 

تکلیف – با استفاده از همیشه بلوک به شرح

 

مدارات ترکیبی – تعریف پایه از سه حالت

 

بافر در Verilog

 

پورت های ورودی خروجی در Verilog، طرح مدارات

 

با inout پورت – دو بعدی آرایه ها در

 

verilog – طراحی یک ماژول ساده SRAM –

 

استفاده حلقه در Verilog

 

حل برخی از نمونه مشکلات verilog طراحی،

 

صحبت کردن در مورد verilog: تعریف و verilog

 

اظهارات پارامتر

 

ماژول های پارامتری، معماری اساسی FIFOs،

 

verilogمورد statemen

 

اصول شبیه سازی

 

طراحی تعریف طراحی تحت آزمون

 

آزمونگر و آزمون bench

 

بیانیه اولیه

 

 

نشان دهنده مقدار تاخیر در کد verilog

 

بیانیه timsescale

 

 

آغاز و پایان دادن و چنگال

 

 

پیوستن اظهارات

 

مسدود کردن و عدم مسدود کردن تکالیف

 

تعریف بیانیه

 

نمونه verilog طراحی ماژول ایجاد نیمکت

 

تست و شبیه سازی

 

استفاده از ModelSim برای شبیه سازی طراحی Verilog سیستم می نامد : fwrite ، fread ، تصادفی و …

 

 

نمونه طراحی از بالا به پایین که شامل ماژول های مختلف

 

شبیه سازی طراحی با استفاده از با Modelsim و سنتز با استفاده از ابزار سنتز synplify

 

سنتز RTL مراحل نقشه برداری و تکنولوژی

 

اشتباهات رایج در Verilog برنامه نویسی

 

 
پکیج فیلم آموزش درس  FPGA به زبان فارسی
 
خرید پستی محصول
 

معرفی تکنیک های طراحی تیم.

 

در حال توسعه ماژول های زیادی با توسعه دهندگان متعدد

 

آشنایی با هسته و هسته ژنراتور نرم افزار Xilinx.

 

بیشتر در مورد هسته. که در آن به استفاده از چه خانواده از FPGA برای پروژه ما است

 

توصیف یک ماشین حالت ساده در Verilog.

 

با استفاده از هسته Xilinx ژنراتور برای تولید بلوک هسته حافظه

 

چگونه می توان به نمونه و استفاده از هسته در Verilog

 

شبیه سازی طرح های حاوی هسته استفاده از ModelSim

 

سنتز طرح شامل هسته

 

استفاده از تک پورت و حافظه دو پورت در طرح ها

 

درباره FIFOs و تبدیل عرض FIFOs

 

شبیه سازی مسیر ارسال با استفاده از نرم افزار با Modelsim،

 

فایلSDF

 

Usign FPGAتدوین

 

فایل محدودیت های کاربری و تعریف محدودیت های زمان بندی

 

شبکه ساعت در FPGA

 

مدیر ساعت دیجیتال و اجزای وابسته

 

ساعت تاخیر و ساعت مورب

 

تعریف محدودیت های زمانافست

 

افست و تعاریف دوره

 

بیشتر در مورد زمان بندی مدار و تاخیر

 

با استفاده از DLL ساعت برای جبران فاز سیگنال ساعت

 

حفظ، در استفاده از DLL ساعت، با استفاده از DLL برای تولید سیگنال کلاک خارجی

 

تعریف PicoBlaze

 

مبانی PicoBlaze

 

پورت ها و سیگنال های PicoBlaze

 

دستورالعمل PicoBlaze مهم

 

توسعه کد Verilog به استفاده از PicoBlz

 

نوشتن کد مونتاژ PicoBlaze

 

شبیه سازی طرح های FPGA بر اساسPicoBlaze

 

توسعه سیستم های تعبیه شده برای FPGA های Xilinx

 

تعاریف اساسی در مورد پاور و Microblaze پردازنده

 

ساختار اساسی پاور / Microblaze بر اساس سیستم های جاسازی شده

 

با استفاده از Xilinx جاسازی شده کیت توسعه به توسعه FPGA مبتنی بر پایه سیستم های جاسازی شده

 

طراحی یک سیستم کامل برای FPGA

 

مدیریت ساعت طراحی و با استفاده از FIFOs

 

با استفاده از طراح HDL برای طراحی سیستم های دیجیتال

 

بیشتر در مورد طراحی و استفاده از FIFOs

 

با استفاده از طراح زمان بندی برای تولید شکل موج قبل به HDL شروع برنامه نویسی

 

با استفاده از ماشین آلات محدود طراحی HDL دیجیتال

 

با استفاده از طراح HDL برای ایجاد خارجی ماشین آلات

 

نشان دادن رابطه بین کد HDL و زمان مدار

 

نوشتن کد verilog FSM

 

صحبت کردن در مورد FIFO زمان تاخیر در عمل به عنوان خوانده شده

 

ادامه طراحی یک سیستم کامل با استفاده از ابزار طراح HDL

 

ادامه طرح سیستم کامل دیجیتال

 

 

پکیج فیلم آموزش درس FPGA به زبان فارسی
براي خريد پس از کليک روي دکمه خريد کالا و تکميل فرم سفارش، ابتدا محصول يا محصولات مورد نظرتان را درب منزل يا محل کار تحويل بگيريد، سپس وجه کالا و هزينه ارسال را به مامور پست بپردازيد. جهت مشاهده فرم خريد، روي دکمه زير کليک کنيد.

مـحـصـولات پـیـشـنـهـادی

نظرات

دیدگاه شما

( الزامي )

(الزامي)


برای عضویت در خبرنامه پیامکی آی محصول کافیست عدد 10 را به شماره 5000264438 پیامک کنید ! اخر هفته ها پیامک های خوشمزه ما رو رایگان بخونید

همکاری در فروش عاشقانه ها برنامه نویسی طراحی سایت فروشگاه فایل دانشنامه کامپیوتر